注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機(jī)/網(wǎng)絡(luò)硬件、外部設(shè)備與維護(hù)計算機(jī)組成原理實驗教程

計算機(jī)組成原理實驗教程

計算機(jī)組成原理實驗教程

定 價:¥39.00

作 者: 關(guān)桂霞,朱曉燕,王晶 著
出版社: 清華大學(xué)出版社
叢編項: 高等學(xué)校計算機(jī)專業(yè)規(guī)劃教材
標(biāo) 簽: 暫缺

ISBN: 9787302504566 出版時間: 2018-10-01 包裝: 平裝
開本: 16 頁數(shù): 168 字?jǐn)?shù):  

內(nèi)容簡介

  本書根據(jù)計算機(jī)組成原理課堂教學(xué)的需求,以培養(yǎng)學(xué)生計算機(jī)系統(tǒng)設(shè)計能力為目的,詳細(xì)介紹了針對MIPS指令子集的單周期CPU、多周期CPU以及5級流水線CPU的具體設(shè)計過程,展示了利用Logisim和Verilog兩種方法進(jìn)行功能部件的設(shè)計以及組裝CPU的具體方法。 本書的教學(xué)內(nèi)容反映了當(dāng)前CPU設(shè)計的主流方法,特色在于采用模塊化、自底向上的設(shè)計方法將原理圖設(shè)計與抽象的硬件語言描述相結(jié)合,更適合普通高校的學(xué)生參考。本書內(nèi)容編排上由淺入深、由易到難,符合初學(xué)者的認(rèn)知規(guī)律,使初學(xué)者能夠根據(jù)實驗指導(dǎo)順利完成典型指令的CPU設(shè)計。通過本書的學(xué)習(xí),讀者還可以掌握利用Logisim進(jìn)行邏輯設(shè)計的方法以及利用FPGA開發(fā)的設(shè)計流程。 本書可作為應(yīng)用型普通高校計算機(jī)專業(yè)“計算機(jī)組成原理”課程配套的實驗教材,也可作為計算機(jī)系統(tǒng)設(shè)計愛好者的參考用書。

作者簡介

暫缺《計算機(jī)組成原理實驗教程》作者簡介

圖書目錄

目錄
第1章處理器設(shè)計/1
1.1MIPS指令系統(tǒng)1
1.1.1MIPS指令格式1
1.1.2MIPS寄存器2
1.1.3MIPS的指令集選擇2
1.2MIPS CPU設(shè)計12
1.2.1單周期CPU設(shè)計12
1.2.2多周期CPU設(shè)計23
1.2.35級流水線CPU設(shè)計31
1.3MIPS的中斷處理41
1.3.1MIPS的協(xié)處理器42
1.3.2MIPS的中斷處理43
第2章硬件平臺/44
2.1概述44
2.1.1Minisys開發(fā)板資源44
2.1.2主芯片XC7A100T的關(guān)鍵資源45
2.2板上存儲器45
2.2.1DDR3 SDRAM46
2.2.2SRAM47
2.2.3非易失的串行Flash48
2.3FPGA配置48
2.4基本I/O 49
2.4.1撥碼開關(guān)與LED燈49
2.4.2按鍵開關(guān)50
2.4.37段數(shù)碼管50
2.5其他接口52
2.5.1時鐘52
2.5.24×4矩陣鍵盤53
2.5.3VGA模塊53〖1〗計算機(jī)組成原理實驗教程目錄[3]〖3〗
2.5.4蜂鳴器54
2.5.5麥克風(fēng)54
2.5.6USBUART橋54
2.5.7以太網(wǎng)54
2.5.8EJTAG接口55
第3章開發(fā)環(huán)境/57
3.1Logisim57
3.1.1設(shè)計分析57
3.1.2設(shè)計過程57
3.1.3仿真測試62
3.1.4封裝電路64
3.1.5電路應(yīng)用65
3.2Mars 66
3.2.1打開Mars66
3.2.2編寫匯編程序67
3.2.3匯編67
3.2.4運行并調(diào)試68
3.3Vivado69
3.3.1FPGA開發(fā)流程69
3.3.2設(shè)計實例70
第4章基礎(chǔ)實驗/92
4.1多路選擇器的設(shè)計與實現(xiàn)92
4.1.1用Logisim實現(xiàn)2選1 多路選擇器93
4.1.2用Verilog語言設(shè)計2位數(shù)據(jù)的2選1多路選擇器98
4.2運算器的設(shè)計與實現(xiàn)118
4.2.1算術(shù)邏輯單元的設(shè)計與實現(xiàn)118
4.2.2寄存器文件的設(shè)計與實現(xiàn)127
4.3存儲器的設(shè)計與實現(xiàn)133
4.3.1Logisim模擬存儲器擴(kuò)展133
4.3.2存儲器的IP核實現(xiàn)137
4.4單周期CPU的設(shè)計與實現(xiàn)144
4.4.1MIPS匯編程序144
4.4.2單周期CPU的設(shè)計與實現(xiàn)149
第5章拓展實驗/156
5.1多周期CPU的設(shè)計與實現(xiàn)156
5.25級流水線CPU設(shè)計與實現(xiàn)164
5.3支持中斷的多周期CPU設(shè)計與實現(xiàn)166
參考文獻(xiàn)/169

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) hotzeplotz.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號