注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)軟件與程序設(shè)計程序設(shè)計綜合Xilinx可編程邏輯器件的應(yīng)用與設(shè)計

Xilinx可編程邏輯器件的應(yīng)用與設(shè)計

Xilinx可編程邏輯器件的應(yīng)用與設(shè)計

定 價:¥40.00

作 者: 黃志強、等 編著
出版社: 機械工業(yè)出版社
叢編項:
標 簽: 電子數(shù)字計算機

ISBN: 9787111212089 出版時間: 2007-06-01 包裝: 平裝
開本: 16 頁數(shù): 366 字數(shù):  

內(nèi)容簡介

  本書以淺入深處、圖文并茂的方式,系統(tǒng)介紹了FPGA(現(xiàn)場可編程陣列)繼承電路的發(fā)明者?美國Xilinx公司的代表性CPID和FPGA器件產(chǎn)品的結(jié)構(gòu)原理、功能特性及應(yīng)用設(shè)計技術(shù),同時還通過大量的實例詳細介紹了 Xilinx公司的FPGA資源使用方法、提高資源利用率的技巧、用流水線技術(shù)提高系統(tǒng)的運行頻率、增量涉及等非常實用的設(shè)計方法和技巧。本書內(nèi)容新穎,實用性強。對于消費類電子產(chǎn)品涉及、通信系統(tǒng)涉及、嵌入式處理器系統(tǒng)設(shè)計及控制設(shè)備開發(fā)涉及的工程師、科研人員、大專院校相關(guān)專業(yè)的研究生、高年級本科生,本書都是一本具有指導(dǎo)價值和實用價值的技術(shù)參考書。

作者簡介

暫缺《Xilinx可編程邏輯器件的應(yīng)用與設(shè)計》作者簡介

圖書目錄

叢書序
前言
第1章 XC4000系列FPGA
 1.1 XCA000系列FPGA的基本結(jié)構(gòu)
  1.1.1 可配置邏輯塊
  1.1.2 用戶可編程輸入/輸出模塊
  1.1.3 內(nèi)部可編程連線資源
 1.2 XCA000系列FPGA的配置
  1.2.1 主串模式
  1.2.2 從串模式
  1.2.3 主并模式
  1.2.4 從并模式
第2章 Spartan系列FPGA
 2.1 Spartan與Spartan-XL系列FPGA
  2.1.1 可配置邏輯功能塊
  2.1.2 輸入/輸出單元
  2.1.3 快速進位邏輯
  2.1.4 Spartan與Spartan-XL系列器件的配置
 2.2 Spartan-Ⅱ系列FPGA
  2.2.1 Spartan-Ⅱ系列FPGA的技術(shù)性能
  2.2.2 Spartan-Ⅱ系列FPGA的內(nèi)部結(jié)構(gòu)
 2.3 Spaaan-3系列FPGA
  2.3.1 Spartan-3系列FPGA的技術(shù)性能
  2.3.2 Spartan-3系列FPGA的內(nèi)部結(jié)構(gòu)
  2.3.3 Spartan-3系列FPGA的塊狀RAM和時鐘管理模塊
  2.3.4 Spartan-3器件的配置
第3章 Virtex系列FPGA
 3.1 Virtex系列FPGA簡介
 3.2 Virtex系列FPGA的內(nèi)部結(jié)構(gòu)
  3.2.1 輸A/輸出單元
  3.2.2 可配置邏輯單元
  3.2.3 可編程布線矩陣
 3.3 Virtex-Ⅱ系列器件
  3.3.1 Virtex-Ⅱ系列FPGA的結(jié)構(gòu)框圖
  3.3.2 可編程的I/O塊
  3.3.3 可配置邏輯單元
  3.3.4 可選擇的塊狀RAM
  3.3.5 Rocket I/O
  3.3.6 數(shù)字時鐘管理器
 3.4 Virtex-Ⅱ Pro FPGA
  3.4.1 Virtex-Ⅱ Pro系列FPGA的結(jié)構(gòu)框圖
  3.4.2 Rocket I/O模塊
  3.4.3 可編程I/O
  3.4.4 FPGA開發(fā)系統(tǒng)的電源設(shè)計
第4章 CPLD產(chǎn)品介紹
 4.1 XC9500系列CPLD
  4.1.1 XC9500系列CPLD的結(jié)構(gòu)框圖
  4.1.2 XC9500系列CPLD的基本單元
  4.1.3 XC9500系列CPLD的時序模型
 4.2 CoolRunner XPLA3系列CPLD
  4.2.1 CoolRunner XPLA3系列CPLD的結(jié)構(gòu)框圖
  4.2.2 CoolRunner XPLA3系列CPLD的基本單元
  4.2.3 CoolRunner XPLA3系列CPLD的時序模型
 4.3 CoolRunner-Ⅱ系列CPLD
  4.3.1 CoolRunner-Ⅱ系列CPLD的結(jié)構(gòu)框圖
  4.3.2 CoolRunner-Ⅱ系列CPLD的基本單元
 4.4 Xilinx CPLD的命名
第5章 用Slice資源實現(xiàn)移位寄存器
 5.1 基于查找表資源的移位寄存器原理
 5.2 基于查找表資源的移位寄存器實現(xiàn)
  5.2.1 移位寄存器的硬件原語及典型應(yīng)用
  5.2.2 利用片內(nèi)觸發(fā)器提高移位寄存器的同步性能
  5.2.3 利用級聯(lián)查找表資源實現(xiàn)長移位寄存器
  5.2.4 利用CLB內(nèi)的數(shù)據(jù)選擇器資源實現(xiàn)移位寄存器
 5.3 充分利用SRL16E結(jié)構(gòu)實現(xiàn)設(shè)計
  5.3.1 傳統(tǒng)的nR濾波器的實現(xiàn)方法
  5.3.2 Xilinx公司資料中推薦的實現(xiàn)方法
  5.3.3 兩種實現(xiàn)方法的比較
第6章 XiinX公司FPGA的綜合實現(xiàn)技巧
第7章 提高系統(tǒng)的工作頻率
第8章 塊狀RAM的原理
第9章 塊狀RAM的高級應(yīng)用技巧
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) hotzeplotz.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號