注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)計算機/網(wǎng)絡(luò)行業(yè)軟件及應(yīng)用CPLD/FPGA高級應(yīng)用開發(fā)指南

CPLD/FPGA高級應(yīng)用開發(fā)指南

CPLD/FPGA高級應(yīng)用開發(fā)指南

定 價:¥29.00

作 者: 任曉東,文博編著
出版社: 電子工業(yè)出版社
叢編項:
標 簽: CPLD

購買這本書可以去


ISBN: 9787505387645 出版時間: 2003-06-01 包裝: 精裝
開本: 26cm 頁數(shù): 270 字數(shù):  

內(nèi)容簡介

  目前,CPLD/FPGA產(chǎn)品被廣泛地應(yīng)用在航天、通訊、醫(yī)療、工控等各個領(lǐng)域。本書從現(xiàn)代電子系統(tǒng)設(shè)計的角度出發(fā),基于全球最大的可編程邏輯器件生產(chǎn)廠商XiLinx公司的系列產(chǎn)品,系統(tǒng)全面介紹了CPLD/FPGA的內(nèi)部結(jié)構(gòu)、設(shè)計流程和開發(fā)工具,詳細論述了CPLD/FPGA設(shè)計的時序約束、仿真驗證和綜合實現(xiàn),重點介紹了嵌入PowerPC405的平臺FPGA開發(fā)以及FPGA在數(shù)字信號處理領(lǐng)域的最新應(yīng)用。對于從事各類電子系統(tǒng)設(shè)計的科研人員和應(yīng)用技術(shù)工程師師,本書是一本不可多得的針對電子系統(tǒng)原理和開發(fā)的參考書。本書也可作為有志于從事專用數(shù)學電路設(shè)計的高等院校高年級本科生和研究生的教學參考書。

作者簡介

暫缺《CPLD/FPGA高級應(yīng)用開發(fā)指南》作者簡介

圖書目錄

第1章可編程邏輯器件與EDA技術(shù)
1.1可編程邏輯器件及其特征
1.1.1簡單PLD
1.1.2CPLD
1.1.3FPCA
1.1.4門陣列
1.1.5標準單元法
1.2PPGA的應(yīng)用及設(shè)計要求
1.2.1FPGA的應(yīng)用
1.2.2FPGA設(shè)計要求
1.3EDA技術(shù)簡介及軟件
1.3.1EDA技術(shù)
1.3.2PPGA開發(fā)用的軟件
1.4因特網(wǎng)上的PPCA及其他資源
1.5小結(jié)
第2章XilinxCPLD系列產(chǎn)品
2.1XC9500系列產(chǎn)品
2.1.1簡介
2.1.2器件結(jié)構(gòu)
2.2CoolRunner-II系列產(chǎn)品
2.2.1簡介
2.2.2器件結(jié)構(gòu)
2.2.3設(shè)計技巧
2.3小結(jié)
第3章XilinxFPGA系列產(chǎn)品
3.1Spanan-IIE系列產(chǎn)品
3.1.1概述
3.1.2器件結(jié)構(gòu)
3.2Virtex-II系列產(chǎn)品
3.2.1概述
3.2.2器件結(jié)構(gòu)
3.3Virtex-IIPro系列產(chǎn)品
3.3.1概述
3.3.2器件結(jié)構(gòu)
3.4小結(jié)
第4章XilinxISE應(yīng)用基礎(chǔ)
4.1ISE設(shè)計流程
4.1.1設(shè)計輸入
4.1.2功能仿真
4.1.3綜合
4.1.4實現(xiàn)
4.1.5時序仿真
4.1.6下載配置
4.2ISE基本設(shè)計工具
4.2.1ArchitectureWizard
4.2.2PACE
4.2.3內(nèi)核生成器(CORECenerator)
4.2.4iMPACT
4.2.5PROMFileFormatter
4.3小結(jié)
第5章FPGA高級設(shè)計技巧(一)——ISE高級工具
5.1F1oorplanner
5.1.1概述
5.1.2F100rplanner使用說明
5.2FPCAEditor
5.2.1概述
5.2.2FPCAEditor使用說明
5.3XPower
5.3.1概述
5.3.2XPower使用說明
5.4ChipScope
5.4.1概述
5.4.2Chipscope使用說明
5.5小結(jié)
第6章FPGA高級設(shè)計技巧(二)——約束與配置
6.1約束設(shè)計
6.1.1概述
6.1.2時序約束
6.1.3其他重要的約束參數(shù)
6.1.4UCF文件和ConstrmntEdjtor
6.2配置設(shè)計
6.2.1概述
6.2.2下載配置模式
6.2.3CPLD下載配置設(shè)計
6.2.4FPGA下載配置設(shè)計
6.2.5Virtex-II系列器件下載配置設(shè)計
6.3小結(jié)
第7章FPGA高級設(shè)計技巧(三)——時鐘與RAM
7.1時鐘設(shè)計技巧
7.1.1全局時鐘網(wǎng)絡(luò)
7.1.2數(shù)字延遲鎖相環(huán)(DLL)
7.1.3數(shù)字時鐘管理器(DCM)
7.2B1ockRAM設(shè)計技巧
7.2.1B1cokRAM設(shè)計基礎(chǔ)
7.2.2B1ockRAM設(shè)計說明
7.3小結(jié)
第8章FPGA設(shè)計仿真驗證——ModelSim
8.1數(shù)字電路設(shè)計的仿真驗證
8.1.1仿真驗證基本概念
8.1.2Testbench基本概念
8.1.3Teatbench設(shè)計提示
8.1.4Te8tbench設(shè)計示例
8.2ModelSim應(yīng)用說明
8.2.1ModelSim基本命令
8.2.2ModelSim應(yīng)用說明
8.3小結(jié)
第9章基于Synplify的FPGA綜合設(shè)計
9.1Synplify和SynplifyPro概述
9.1.1選擇SynplifyPro的原因
9.1.2PPGA設(shè)計流程
9.1.3SynplifyPro界面
9.2SynplifyPro使用入門
9.2.1建立一個工程
9.2.2編譯
9.2.3設(shè)置Xilinx約束
9.2.4設(shè)置與Xilinx器件有關(guān)的選項
9.2.5執(zhí)行綜合
9.3綜合報告的解析
9.4時序修正
9.5VerilogHDL的設(shè)計風格
9.5.1在編寫代碼之前的準備工作
9.5.2可綜合的VerilogHDL風格
9.5.3VerilogHDL代碼風格
9.5.4程序員提示
9.6小結(jié)
第10章嵌入式系統(tǒng)的軟硬件設(shè)計
10.1嵌入式系統(tǒng)的結(jié)構(gòu)
10.1.1CISC結(jié)構(gòu)
10.1.2RISC結(jié)構(gòu)
10.2系統(tǒng)的軟硬件協(xié)同設(shè)計
10.3設(shè)計重用與基于平臺的設(shè)計
10.4軟硬件協(xié)同設(shè)計的方法
10.5以太網(wǎng)橋的設(shè)計實例
10.5.1以LOTOS為基礎(chǔ)的協(xié)同設(shè)計
10.5.2要設(shè)計的以太網(wǎng)橋
10.5.3實例的具體分析
10.5.4結(jié)果分析
10.6小結(jié)
第11章嵌入PovverPC的平臺FPGA軟硬件設(shè)計
11.1PowerPC405內(nèi)部結(jié)構(gòu)和外部接口
11.1.1PowerPC405內(nèi)部結(jié)構(gòu)
11.1.2PowerPC405外部接口
11.2EDK應(yīng)用說明
11.2.1系統(tǒng)描述文件
11.2.2EDK開發(fā)流程
11.3嵌入PowerPC的平臺FPGA設(shè)計
11.3.1嵌入PowerPC的平臺FPCA設(shè)計
11.3.2嵌入PowerPC的平臺PPCA設(shè)計實例
11.4小結(jié)
第12章XilinxFPGA在數(shù)字信號處理領(lǐng)域的應(yīng)用
12.1SystemGenerator基礎(chǔ)
12.1.1系統(tǒng)級建模
12.1.2DSP的設(shè)計流程
12.1.3算術(shù)數(shù)據(jù)類型
12.1.4硬件握手
12.1.5按位和按周期對齊的建模
12.2軟件使用基礎(chǔ)
12.2.1一般設(shè)計步驟
12.2.2Simulink系統(tǒng)周期與硬件時鐘頻率
12.2.3同步機制
12.2.4創(chuàng)建高性能設(shè)計的提示
12.2.5LogiCORE
12.2.6自動創(chuàng)建的文件
12.3積分的例子
12.3.1Simulink建模
12.3.2VHDL等文件的生成
12.3.3ModelSim仿真
12.3.4SynplifyPro綜合
12.3.5翻譯.映射.布局布線
12.4自編寫VHDL的例子
12.4.1計數(shù)器的VHDL代碼
12.4.2創(chuàng)建計數(shù)器的Simulink仿真模型
12.4.3計數(shù)器例子的文件
12.4.4運行SystemCenerator
12.4.5計數(shù)器的仿真和綜合
12.5自編寫VerilogHDL的例子
12.5.1計數(shù)器的VerilogHDL代碼
12.5.2創(chuàng)建計數(shù)器的Simulink仿真模型
12.5.3計數(shù)器例子的文件
12.5.4運行SystemCenerator
12.5.5計數(shù)器的仿真和綜合
12.6小結(jié)
附錄AIC和FPGA設(shè)計新手必讀
A.1引言
A.2硬件描述語言的誕生及電子設(shè)計自動化工具的發(fā)展
A.3各種EDA工具介紹與自動化設(shè)計流程之關(guān)系
A.3.1系統(tǒng)規(guī)范制定(DenneSpecification)
A.3.2設(shè)計描述(DesignDescription)
A.3.3功能驗證(FunctionVerification)
A.3.4邏輯電路綜合(LogicSynthesis)
A.3.5邏輯門級的電路功能驗證(Gate-LevelNetlistVerification)
A.3.6布局與布線(P1aceandRouting)
A.3.7布線后的電路功能驗證(PostLayoutVerification)
A.4結(jié)論
附錄BVerilogHDL與VHDL的比較
1.VHDL
2.VerilogHDL
3.兩種語言的描述層次
4.1995年HDL的使用情況
5.VHDL與VerilogHDL在各方面的比較
附錄CVirtex-II和Spartan-II的管腳
附錄D實驗指導
實驗1ISE應(yīng)用基礎(chǔ)
實驗?zāi)康?br />實驗內(nèi)容
實驗說明
實驗步驟
實驗2ModelSim應(yīng)用基礎(chǔ)
實驗?zāi)康?br />實驗內(nèi)容
實驗說明
實驗步驟
實驗3Synplify的設(shè)計實例
實驗?zāi)康?br />實驗內(nèi)容
實驗說明
實驗步驟
實驗4基于PowerPC405的FPCA設(shè)計實例
實驗?zāi)康?br />實驗內(nèi)容
實驗說明
實驗提示
實驗步驟
實驗5SystemGenerator的設(shè)計實例
實驗?zāi)康?br />實驗內(nèi)容
實驗說明
積分實驗步驟
VHDL步驟
VerilogHDL步驟
附錄EIC和FPGA專業(yè)術(shù)語的中英文對照
附錄FXilinxFPGA支持的IP列表
參考資料

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) hotzeplotz.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號